تضمين دلتا سيغما

من ويكيبيديا، الموسوعة الحرة

هذه نسخة قديمة من هذه الصفحة، وقام بتعديلها MenoBot (نقاش | مساهمات) في 10:55، 25 نوفمبر 2020 (بوت: إزالة القالب (جزء 1 من 2، ستعاد إضافة القالب خلال 24 ساعة). العنوان الحالي (URL) هو وصلة دائمة لهذه النسخة، وقد تختلف اختلافًا كبيرًا عن النسخة الحالية.

تضمين دلتا سيغما (بالإنجليزية: Delta-sigma modulation اختصاراً (ΔΣ))‏ هو أسلوب لتشفير إشارة تناظرية لتصبح إشارة رقمية، أو لتشفير إشارة رقمية عالية الدقة إلى أخرى متدنية الدقة.[1] وينجز هذا التحويل بإرجاع الخطأ، حيث يقاس الفرق بين إشارة الخطأ وإشارة مرجعية ويستخدم هذا الفرق لتحسين التحويل. وتتغير الإشارة المتدنية الدقة عادة أسرع من الإشارة العالية الدقة، ويمكن ترشيح الأولى لاستعادة الإشارة العالية الدقة مع تقليل أو عدم فقدان صحة الإشارة الأصلية.

ووجدت هذه التقنية استخداما متزايدا في العناصر الإلكترونية الحديثة، مثلا في محولات الإشارة التناظرية إلى الرقمية ومصطنعات الترددات [الإنجليزية] وتغذية الطاقة مبدلة النمط (switched mode) ومتحكمات المحركات.

مصادر

  1. ^ "معلومات عن تضمين دلتا سيغما على موقع academic.microsoft.com". academic.microsoft.com. مؤرشف من الأصل في 2020-10-21.