ريسك-فايف
المظهر
ريسك - فايف | |
---|---|
المصمم | جامعة كاليفورنيا (بركلي) |
سنة العرض | 2010 |
مفتوح | نعم |
السجلات | |
تعديل مصدري - تعديل |
ريسك - فايف (بالإنجليزية: RISC-V) هي بنية مجموعة تعليمات مفتوحة المصدر تستند إلى مبادئ الحوسبة المحددة ريسك.[1][2] وعلى النقيض من معظم معايير ISA، يمكن استخدام معيار RISC-V ISA بحرية لأي غرض، مما يسمح لأي شخص بتصميم وتصنيع وبيع رقائق ريسك-v وبرامتجها بحرية كاملة. في حين أنه ليس أول هيكل مفتوح ISA، فهو مهم لأنه صمم ليكون مفيدًا في نطاق واسع من الأجهزة. تحتوي مجموعة التعليمات أيضًا على مجموعة كبيرة من برامج الدعم، والتي تتجنب الضعف المعتاد في مجموعات التعليمات الجديدة. بدأ المشروع في عام 2010 في جامعة كاليفورنيا، بيركلي، ولكن العديد من المساهمين هم من المتطوعين وعمال الصناعة خارج الجامعة. لقد تم تصميم جهاز RISC-V ISA مع تطبيقات في العالم الحقيقي صغيرة وسريعة وقليلة الطاقة، ولكن بدون تصميم معماري أكثر من أجل أسلوب معماري دقيق معين.
في كومنز صور وملفات عن RISC-V.
انظر أيضًا
المراجع
- ^ "معلومات عن ريسك - في على موقع babelnet.org". babelnet.org. مؤرشف من الأصل في 2020-01-08.
- ^ "معلومات عن ريسك - في على موقع linkedin.com". linkedin.com. مؤرشف من الأصل في 2019-03-25.
مصادر
- لماذا نحتاج ريسك- في: https://hackernoon.com/why-we-need-risc-v-f94e3929891b
- أشياء عن ريسك في: https://www.electronicdesign.com/embedded-revolution/11-myths-about-risc-v-isa
وصلات خارجية